采用与上题相同容量的DRAM芯片,则该芯片的地址线条数为()。
A: 14
B: 7
C: 9
D: 10
A: 14
B: 7
C: 9
D: 10
举一反三
- 某 DRAM 芯片,其存储容量为 2K*8位,该芯片的地址线和数据线数条数分别为( )。 A: 10,16 B: 11,16 C: 10,8 D: 11,8
- 已知某存储芯片的容量为16K*8,则该芯片的地址引脚个数为 A: 4 B: 14 C: 8 D: 10
- 某容量为256M的存储器,由若干4M*8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是
- DRAM与SRAM相比,错误的是( )。 A: DRAM的集成度高于SRAM,但读写速度低于SRAM B: 对于相同字长和容量的芯片,DRAM芯片的引脚数量比SRAM芯片的要少 C: DRAM芯片的功耗比SRAM芯片要低 D: CPU的地址线和数据线的引脚应按照构成其主存的DRAM芯片的要求进行设计
- 一个存储容量为1M×1位的DRAM芯片,采用地址分时送入的方法,芯片应具有( )根地址线。 A: 5 B: 10 C: 15 D: 20