图10.66所示为四位二进制加法计数器, 其功能表见表 10.16 所示。试将两片 CT74161 采用同步级联方式及总体反馈归零法设计成一个 23 进制计数器, 要求写出设计过程并画出 连接图。(10 分)[img=266x213]17d3191cd971f7d.png[/img][img=460x183]17d3193ce2f5df6.png[/img]
举一反三
- 分析下图所示计数器电路,其逻辑功能是( )。[img=211x118]1802e87db68cdbe.png[/img] A: 5进制计数器 B: 7进制计数器 C: 10进制计数器 D: 6进制计数器
- 图题 6-24 所示为异步 4 位二进制加法计数器 74LS293 组成的计数器电路, 试说明该计数电路是多少进制计数器, 并说明复位信号 RESET 的有效电平,[img=365x164]17f5e74aeaf386f.png[/img]
- 图题 6-24 所示为异步 4 位二进制加法计数器 74LS293 组成的计数器电路,试说明该计数电路是多少进制计数器,并说明复位信号 RESET 的有效电平。[img=598x260]17ad2a1a526f8da.png[/img]
- 分析图所示计数器电路,其逻辑功能是: 。[img=465x293]1802e88e56082ec.png[/img] A: 七进制计数器 B: 六进制计数器 C: 五进制计数器 D: 四进制计数器
- 分析图所示计数器电路,其逻辑功能是: 。[img=465x293]180300baa3fb438.png[/img] A: 七进制计数器 B: 六进制计数器 C: 五进制计数器 D: 四进制计数器