中国大学MOOC: 试设计一个具有控制端C的3输入、3输出的逻辑电路。当控制信号C=0时,输出状态与输入状态相反;当C=1时,输出状态与输入状态相同。指出下图中正确的电路。
图2
举一反三
- 试设计一个具有控制端C的3输入、3输出的逻辑电路。当控制信号C=0时,输出状态与输入状态相反;当C=1时,输出状态与输入状态相同。指出下图中正确的电路。[img=869x692]17da63466803876.png[/img] A: 图1 B: 图2 C: 图3 D: 图4
- 试设计一个具有控制端C的3输入、3输出的逻辑电路。当控制信号C=0时,输出状态与输入状态相反;当C=1时,输出状态与输入状态相同。指出下图中正确的电路。[img=805x645]1803105e8591fc7.png[/img] A: 图1 B: 图2 C: 图3 D: 图4
- 试设计一个具有控制端 [tex=0.714x1.0]YiLkHgl7MlxE+QjUplQUKA==[/tex]的[tex=0.5x1.286]X6iJNuFeF/rBw2Gd0zF7BQ==[/tex]输入[tex=5.357x1.214]9PnSnqMRr7RyerqQyKN9rPgB99t+tcSm+eDUpp6htEM=[/tex]输出 [tex=4.143x1.214]WK1WSaHYB9+FHHDL5bHJlwQ3xefqOx23z9RlxUxVF90=[/tex]的逻辑电路。当控制信号[tex=2.0x1.0]Zsxah6LeOJp8946RkCe2sw==[/tex] 时,输出状态与输人状态相反;[tex=2.0x1.0]7QxNk3aGtRvGL9DGwHl4HQ==[/tex] 时,输出状态与输人状态相同。可以采用各种逻 辑功能的门电路来实现。
- 组合逻辑电路任意时刻的输出与()有关。 A: 电路过去的输入状态 B: 电路过去的输出状态 C: 电路当前的输入状态 D: 电路当前的输出状态
- 时序逻辑电路的输出取决于( )。 A: 电路原来状态 B: 输入信号状态 C: 输入信号的状态和电路原来的状态
内容
- 0
当保持型接通延时定时器的使能输入端(IN)的输入电路接通时()。 A: 输出端Q为1状态,停止计时 B: 输出端Q为0状态,开始计时 C: 输出端Q为1状态,开始计时 D: 输出端Q为0状态,停止计时
- 1
组合逻辑电路的输出状态:() A: 与输入状态无关,和电路原来的状态有关 B: 与输入状态有关,和电路原来的状态有关 C: 与输入状态有关,和电路原来的状态无关
- 2
组合逻辑电路的特点是输出状态不仅与输入信号有关,还与电路原有状态有关。
- 3
分析图中所示电路的功能,试判断功能描述的对错。[img=383x227]18033ce5625bb11.png[/img]电路功能为:只有当ABC输入为110时,F1输出为0;当ABC输入为其他7种状态时,输出都为1。 当输入A与B的或与C相同时,F2输出为0;反之,当输入A与B的或与C相异时,F2输出为1。
- 4
时序逻辑电路的输出状态与当前的输入状态及电路原状态有关。()