当555定时器的3脚输出高电平时,电路内部放电三极管T处于()(导通,截止)状态。3脚输出低电平时,三极管T处于()(导通,截止)状态。
举一反三
- 555定时器内部集成了一个三极管T,如利用555定时器构成单稳态电路,当外接电容C充电到一定数值时,电路输出电压由高电平翻转为低电平,三极管T导通,电容C经三极管的c与e对( )放电。
- 三极管开关闭合时,三极管处于()工作状态,三极管开关断开时,三极管处于()工作状态。 A: 导通、截止 B: 截止、导通 C: 高阻、导通 D: 0、1
- 在555定时器电路中,改变控制电压输入端VCO的电压,可以改变() A: 阈值端TH、触发端TR′的电平; B: 555定时器电路输出的高、低电平; C: 放电三极管TD的导通与截止电平; D: 置零输入端RD′的置零电平。
- 数字电路内部的电路三极管电路器件,一般处于(C )工作状态,即数字开关状态,其输入、输出只有高、低两种电位。 A: 截止或放大 B: 导通或放大 C: 截止或导通 D: 导通或缩小状态
- 下列关于MOS管的说法中,正确的有: A: PMOS管:高电平输入导通,低电平输入截止 B: NMOS管:高电平输入导通,低电平输入截止 C: PMOS管:高电平输入截止,低电平输入导通 D: NMOS管:高电平输入截止,低电平输入导通 E: NMOS和PMOS管,都是高电平输入导通,低电平输入截止 F: NMOS和PMOS管,都是高电平输入截止,低电平输入导通