在verilog 语言中,a=4'b1011;则 &a=( ). A: 4"b1011; B: 4"b1111; C: 1'b0 D: 1'b1
在verilog 语言中,a=4'b1011;则 &a=( ). A: 4"b1011; B: 4"b1111; C: 1'b0 D: 1'b1
在Verilog中,已知a=4’b1011;那么|a的值为( ) A: 4’b1011 B: 4’b1111 C: 1’b1 D: 1’b0
在Verilog中,已知a=4’b1011;那么|a的值为( ) A: 4’b1011 B: 4’b1111 C: 1’b1 D: 1’b0
一般认为人脑大约有多少神经元 A: 1011 万个神经元 B: 1011 千万个神经元 C: 1011 百万个神经元 D: 1011 亿个神经元
一般认为人脑大约有多少神经元 A: 1011 万个神经元 B: 1011 千万个神经元 C: 1011 百万个神经元 D: 1011 亿个神经元
十六进制B2H转为二进制是( )。 A: 1011 0110B B: 1011 0010B C: 1101 0011B D: 1011 0011B
十六进制B2H转为二进制是( )。 A: 1011 0110B B: 1011 0010B C: 1101 0011B D: 1011 0011B
逻辑运算1001∪1011=( )。 A: 1001 B: 1011 C: 1101 D.1100
逻辑运算1001∪1011=( )。 A: 1001 B: 1011 C: 1101 D.1100
若在一个8位整数加/减运算器中完成x–y的运算,已知带符号整数x=–69,y=–38,则加法器的两个输入端和输入的低位进位分别为( )。 A: 1011 1011、1101 1010、0 B: 1011 1011、1101 1010、1 C: 1011 1011、0010 0101、1 D: 1011 1011、0010 0110、1
若在一个8位整数加/减运算器中完成x–y的运算,已知带符号整数x=–69,y=–38,则加法器的两个输入端和输入的低位进位分别为( )。 A: 1011 1011、1101 1010、0 B: 1011 1011、1101 1010、1 C: 1011 1011、0010 0101、1 D: 1011 1011、0010 0110、1
10用二进制表示为()。 A: A101 B: B1011 C: C1010 D: D111
10用二进制表示为()。 A: A101 B: B1011 C: C1010 D: D111
下面几个不同进制的数中,最大的数是______。 A: 十六进制数1011 B: 十进制数1011 C: 八进制数1011 D: 二进制数1011
下面几个不同进制的数中,最大的数是______。 A: 十六进制数1011 B: 十进制数1011 C: 八进制数1011 D: 二进制数1011
下列哪种表示十进制数11的方法是错误的( ) A: 5'b1011 B: 5'b01011 C: 2'd11 D: 1'HB E: 4'b1011 F: 6'B001011 G: 2'o13
下列哪种表示十进制数11的方法是错误的( ) A: 5'b1011 B: 5'b01011 C: 2'd11 D: 1'HB E: 4'b1011 F: 6'B001011 G: 2'o13
将十六进制3D.BE转换为等值的二进制: A: 0011 1101. 1011 1110 B: 0111 1101. 1011 1110 C: 0011 1101. 1011 111 D: 0011 1101. 1011 11
将十六进制3D.BE转换为等值的二进制: A: 0011 1101. 1011 1110 B: 0111 1101. 1011 1110 C: 0011 1101. 1011 111 D: 0011 1101. 1011 11