PLD的基本结构是由()和(),再加上()电路组成的 A: 与门阵列 非门阵列 输入输出 B: 与门阵列 或门阵列 输入输出 C: 同或门阵列 或门阵列 输入输出 D: 或门阵列 异或门阵列 输入输出
PLD的基本结构是由()和(),再加上()电路组成的 A: 与门阵列 非门阵列 输入输出 B: 与门阵列 或门阵列 输入输出 C: 同或门阵列 或门阵列 输入输出 D: 或门阵列 异或门阵列 输入输出
PLD的基本结构是由()和(),再加上()电路组成的 A: 与门阵列 非门阵列 输入输出 B: 与门阵列 或门阵列 输入输出 C: 同或门阵列 或门阵列 输入输出 D: 或门阵列 异或门阵列 输入输出
PLD的基本结构是由()和(),再加上()电路组成的 A: 与门阵列 非门阵列 输入输出 B: 与门阵列 或门阵列 输入输出 C: 同或门阵列 或门阵列 输入输出 D: 或门阵列 异或门阵列 输入输出
可编程逻辑器件内部由很多与门阵列和或门阵列实现。
可编程逻辑器件内部由很多与门阵列和或门阵列实现。
通用阵列逻辑GAL器件的通用性,是指其输出电路的工作模式,可通过对()进行编程实现。 A: 输出逻辑宏单元OLMC B: 与门阵列 C: 或门阵列 D: 与门阵列和或门阵列
通用阵列逻辑GAL器件的通用性,是指其输出电路的工作模式,可通过对()进行编程实现。 A: 输出逻辑宏单元OLMC B: 与门阵列 C: 或门阵列 D: 与门阵列和或门阵列
PLA的与门阵列是可编程的,或门阵列是固定的。
PLA的与门阵列是可编程的,或门阵列是固定的。
通用逻辑阵列GAL按门阵列的可编程程度可以分为______和______两类。
通用逻辑阵列GAL按门阵列的可编程程度可以分为______和______两类。
场可编程门阵列器件(FPGA)的基本结构是()。 A: 乘积项 B: 查找表 C: 或阵列 D: 与阵列 E: 或阵列 F: 以上都不对
场可编程门阵列器件(FPGA)的基本结构是()。 A: 乘积项 B: 查找表 C: 或阵列 D: 与阵列 E: 或阵列 F: 以上都不对
ROM的逻辑结构可以看成一个与门阵列和一个或门阵列的组合
ROM的逻辑结构可以看成一个与门阵列和一个或门阵列的组合
CPLD的中文名称是: A: 与阵列 B: 复杂可编程逻辑器件 C: 现场可编程门阵列 D: 可编程连接
CPLD的中文名称是: A: 与阵列 B: 复杂可编程逻辑器件 C: 现场可编程门阵列 D: 可编程连接
常用的PLD都是从与或阵列和门阵列两类基本结构发展而来的。( )
常用的PLD都是从与或阵列和门阵列两类基本结构发展而来的。( )