在多模块交叉存储器的两种线性编址方式中,交叉存储器带宽等于顺序存储器带宽
举一反三
- 顺序存储器方便扩充存储器容量,交叉存储器可大大提高存储器的带宽。
- 多模块交叉存储器线性编址采用的交叉组织方式中,二进制地址的低位表示该单元所在的模块
- 已知单个存储体的存储周期为110ns,总线传输周期为10ns,则当采用低位交叉编址的多模块存储器时,存储体数应什么
- 设存储器容量为2M字,字长64位,模块数M = 8,分别用顺序方式和交叉方式进行组织,存储周期T = 200ns,数据总线宽度64位,总线传送周期为τ= 50ns. 问:连续读取8个字顺序存储器和交叉存储器带宽各是多少?
- 中国大学MOOC: 已知单个存储器的存取周期为100ns,总线传输周期为20ns,则当采用低位交叉编址的多模块存储器时,存储体数应( )