用 8 选 1 数据选择器 74LS151 设计一个组合电路。该电路有 3 个输入[tex=4.286x1.286]FT+5gfnxggNH4Wev78eIdw==[/tex]和一个工作模式控制变量[tex=1.071x1.286]/vZEgalrrOYkhzS9SMg+fg==[/tex],当[tex=2.857x1.286]NsdAKfUlQ4BF7hgMCUsrZw==[/tex]时,电路实现“意见一致”功能([tex=4.286x1.286]FT+5gfnxggNH4Wev78eIdw==[/tex]状态一致时输出为 1,否则输出为 0),而[tex=2.786x1.286]2Yzyp7YsvG73EtcVQ9NI3A==[/tex]时,电路实现“多数表决”功能,即输出与[tex=4.286x1.286]FT+5gfnxggNH4Wev78eIdw==[/tex]中多数的状态一致。
举一反三
- 用8选1数据选择器74HC151设计一个组合逻辑电路.该电路有个输入逻辑变量[tex=3.143x1.214]fC00PSr7EsIcGln2s0pq/A==[/tex]和1个工作状态控制变量[tex=1.0x1.0]0KCelhZna0R9EGhYF1VZHA==[/tex].当[tex=2.286x1.0]tWG9IZNqNFq4F9KDUIWTIA==[/tex]时电路实现"意见一致"功能([tex=3.143x1.214]oFObQtwM9vyjjWL7fjyhww==[/tex]状态一致时输出为1,否则输出为0),而[tex=2.286x1.0]jr4wMrCTX6MyJhb8VjMtpg==[/tex]时电路实现"多数表决"功能,即输出与[tex=3.143x1.214]oFObQtwM9vyjjWL7fjyhww==[/tex]中多数的状态一致.
- 用8选1数据选择器[tex=4.071x1.0]MnnLvK5WhtGljcqAnzpKkA==[/tex](见图4-31)设计一个组合逻辑电路。该电路有3个输入逻辑变量A、B、C和1个工作状态控制变量M。当M=0时电路实现“意见一致"功能(A、B、C状态一致时输出为1,否则输出为0),而M=1时电路实现“多数表决"功能,即输出与A、B、C中多数的状态一致。
- 设计一个奇偶校验电路,当 4 个输入逻辑变量 [tex=0.786x1.0]kEam2pLJe4uAYVdcny2W5g==[/tex] 、[tex=0.786x1.0]ri6gmnf1+J9dGqG5/1sV6A==[/tex]、[tex=0.714x1.0]J/aA9EEo0KmJFnWWfX7LmQ==[/tex]、[tex=0.857x1.0]nFZS78e5wCWJ2ZClZqqa4Q==[/tex] 中有奇数个 "1" 时,输出为 1, 否则输出为 [tex=0.643x1.0]zF4Kx5he5zAWuyWsMZMVhw==[/tex] 。
- 设[tex=4.286x1.286]FT+5gfnxggNH4Wev78eIdw==[/tex]表示三个随机事件,试将下列事件用[tex=4.286x1.286]FT+5gfnxggNH4Wev78eIdw==[/tex]表示:[br][/br][tex=1.786x1.214]IENxQEh5u4RdnCaqHm72Xg==[/tex]至少有一个发生,[tex=0.714x1.0]J/aA9EEo0KmJFnWWfX7LmQ==[/tex]不发生
- 设[tex=4.286x1.286]FT+5gfnxggNH4Wev78eIdw==[/tex]表示三个随机事件,试将下列事件用[tex=4.286x1.286]FT+5gfnxggNH4Wev78eIdw==[/tex]表示:[br][/br][tex=3.214x1.286]C8kZk0nkZ1b2icrGeDS7aA==[/tex]中恰有两个发生