以下关于74LS190不正确的是( )
A: 74LS190是同步十进制可逆计数器
B: 当置入端加入负脉冲,Q3Q2Q1Q0=D3D2D1D0
C: B. 当加/减控制端为高电平时,做加法计数;加/减控制端为低电平时,做减法计数。
D: B. 当允许端为低电平时,做加/减计数;允许端为高电平时,芯片处于保持状态
A: 74LS190是同步十进制可逆计数器
B: 当置入端加入负脉冲,Q3Q2Q1Q0=D3D2D1D0
C: B. 当加/减控制端为高电平时,做加法计数;加/减控制端为低电平时,做减法计数。
D: B. 当允许端为低电平时,做加/减计数;允许端为高电平时,芯片处于保持状态
C
举一反三
- 以下关于74LS190不正确的是() A: 74LS190是同步十进制可逆计数器 B: 当置入端加入负脉冲,Q3Q2Q1Q0=D3D2D1D0 C: D: 当加/减控制端为高电平时,做加法计数;加/减控制端为低电平时,做减法计数。 E: F: 当允许端为低电平时,做加/减计数;允许端为高电平时,芯片处于保持状态
- 实现可逆控制的方式,有如下两种方法,是否正确?(1)两个时钟信号,分别作为加计数、减计数;[img=280x189]1803bd8928710ee.jpg[/img](2)有一个控制端,低电平、高电平时分别作为加计数、减计数[img=1517x1222]1803bd893cbb5f0.jpg[/img]
- 实现可逆控制的方式,有如下两种方法,是否正确?(1)两个时钟信号,分别作为加计数、减计数;[img=280x189]1803bd8a0b5288e.jpg[/img](2)有一个控制端,低电平、高电平时分别作为加计数、减计数[img=1517x1222]1803bd8a1f62ee5.jpg[/img]
- 当异或门输入端同为高电平或低电平时,其输出为____电平;当同或门输入端同为高电平或低电平时,其输出为____电平。
- 8253芯片上有()个()位计数器通道,每个计数器有()种工作方式可供选择。若设定某通道为方式0后,其输出引脚OUT为()电平;当()后通道开始计数,()信号端每来一个脉冲()就减1;当(),则输出引脚输出()电平,表示计数结束。
内容
- 0
74LS373锁存器的LE为高电平时,D与Q端的信号() A: 完全相同 B: 彼此无关 C: Q端为电平改变前的D端信号 D: 受OE引脚控制
- 1
74LS190芯片的时钟输入是(______ )沿有效,D3-D0为(______ )输入端,Q3-Q0为(______ )输出端,LD为异步(______ )控制端,(______ )电平有效。CT为(______ )使能端,(______ )电平有效。
- 2
8253的计数器0工作在方式1,在初始化编程时,一旦写入控制字后,( ) A: 输出信号OUT0端变为高电平 B: 输出信号OUT0端变为低电平 C: 不影响OUT0端的电平 D: 立即计数,与GATE0无关
- 3
基本RS触发器若R非端(置0端)为0,S非端(置1端)为1,此时输出的电平是 _____ A: 高电平 B: 低电平 C: 高阻 D: 不定
- 4
与非、或非门的封门端电平(输出端状态仅由此端决定,与其它输入端状态无关)为() A: A均为低电平0 B: B均为高电平1 C: C与非门为1,或非门为0 D: D与非门为0,或非门为1