主存储器和CPU之间增加高速缓冲存储器(cache)的目的是
A: 解决CPU、主存速度匹配
B: 增加CPU通用寄存器数量
C: 扩大主存容量
D: 扩大主存容量和增加CPU通用寄存器数量
A: 解决CPU、主存速度匹配
B: 增加CPU通用寄存器数量
C: 扩大主存容量
D: 扩大主存容量和增加CPU通用寄存器数量
举一反三
- 主存和CPU之间增加cache的目的是() A: 解决CPU和主存之间的速度匹配问题 B: 扩大主存的容量 C: 扩大CPU中通用寄存器的数量 D: 既扩大主存容量又扩大CPU通用寄存器数量
- 主存和CPU之间增加cache的目的是( ) A: 解决CPU和主存之间的速度匹配问题 B: 扩大主存的容量 C: 扩大CPU中通用寄存器的数量 D: 既扩大主存容量又扩大CPU通用寄存器数量
- 主存储器和CPU之间增加高速缓冲器的主要目的是() A: 扩大主存储器容量 B: 解决主存与CPU之间速度匹配问题 C: 扩大CPU通用寄存器数量 D: 既扩大主存容量又提高主存速度
- 为了解决CPU和主存之间的速度匹配问题,应该 A: 在主存储器和CPU之间增加高速缓冲存储器 B: 提高主存储器访问速度 C: 扩大CPU中通用寄存器的数量 D: 扩大主存容量
- 在主存和CPU之间增加Cache的目的是()。 A: 扩大主存的容量 B: 增加CPU中通用寄存器的数量 C: 解决CPU和主存之间的速度匹配 D: 代替CPU中寄存器工作