图题6.7.1(a)是一个两位数值比较器逻辑框图,它由图题6.7.1(b)所示的两个一位数值比较器和一些逻辑门构成,试使用自底向上的分层次设计方法设计该比较器。要求如下:(1)首先根据图题6.7.1(b)对1位数值比较器的行为进行描述,接着用Quartus II软件对该模块进行逻辑功能仿真,并给出仿真波形;(2)然后实例引用上面设计的1位比较器模块和基本门级元件,完成两位数值比较器的建模;(3)最后用QuartusI软件对整个电路进行逻辑功能仿真,并给出仿真波形。[img=938x364]17a13d91c24c6c7.png[/img]
举一反三
- 试根据图[tex=2.5x1.286]NHDdHVE2nwZHa3ndjVI2Uw==[/tex]和图[tex=2.5x1.286]vRK06s0L9AL2oFYR6E4aeg==[/tex]所示的数值比较器逻辑图,使用分模块、分层次设计方法,对两位数值比较器的行为进行描述。要求如下:最后用[tex=4.214x1.286]jK0HpD2hPElZB8GD+U5omQ==[/tex]软件对整个电路进行逻辑功能仿真,并给出仿真波形。[img=698x225]17d08b8b5c7f78c.png[/img]
- 试根据图[tex=2.5x1.286]NHDdHVE2nwZHa3ndjVI2Uw==[/tex]和图[tex=2.5x1.286]vRK06s0L9AL2oFYR6E4aeg==[/tex]所示的数值比较器逻辑图,使用分模块、分层次设计方法,对两位数值比较器的行为进行描述。要求如下:首先根据图[tex=2.5x1.286]NHDdHVE2nwZHa3ndjVI2Uw==[/tex]对[tex=0.5x1.286]7rcVY9u25Rg5EdwYVzpzgg==[/tex]位数值比较器的行为进行描述,并用[tex=4.429x1.286]vnojJkJBp/CwwssDIClyTT36MmGs3fqtZ+b1rkuog9E=[/tex]软件对该模块进行逻辑功能仿真,并给出仿真波形。[img=675x244]17d08b4e31ba60c.png[/img]
- 试根据图[tex=2.5x1.286]NHDdHVE2nwZHa3ndjVI2Uw==[/tex]和图[tex=2.5x1.286]vRK06s0L9AL2oFYR6E4aeg==[/tex]所示的数值比较器逻辑图,使用分模块、分层次设计方法,对两位数值比较器的行为进行描述。要求如下:然后根据图[tex=2.5x1.286]vRK06s0L9AL2oFYR6E4aeg==[/tex]结构,调用上面设计的[tex=0.5x1.286]7rcVY9u25Rg5EdwYVzpzgg==[/tex]位比较器模块和基本门级元件,完成成两位数值比较器的建模。[img=396x234]17d08b6d601c86b.png[/img]
- 用一位数值比较器设计多位数值比较器的原则:当高位(A1、B1)不相等时,两数的比较结果由 位比较的结果决定
- 数值比较器对A、B两数进行比较时,首先进行比较的是A、B的( )