• 2021-04-14
    设计一个3人多数表决电路,当3人中有2人或以上同意时电路输出1,否则电路输出0。写出设计步骤,画出逻辑电路图。要求用4选1数据选择器74HC153来实现。http://image.zhihuishu.com/zhs/onlineexam/ueditor/201908/12e63868198342d79fd64058807a60cf.png
  • 令A,B,C分别表示三个人,它们取值为0表示不同意,取值为1表示同意,L为输出结果,输出1表示有两人或两人以上同意,反之输出0。列出真值表
    写出L的逻辑表达式L=A’BC+AB’C+ABC’+ABC画出电路图http://image.zhihuishu.com/zhs/onlineexam/ueditor/201908/2064d188322942c3a7f63b0fda1dbd2a.png

    举一反三

    内容

    • 0

      试设计一个逻辑判断电路,其输入变量为 A , B , C ,输出为 Y1 , Y2 ,要求:( 1 ) A , B , C 均相等时 Y1 为 1 ,否则为 0 ;( 2 ) A , B , C 中有偶数个取值为 1 时 Y2=1 ,否则为 0 。试用 3 — 8 译码器 74LS138 或双 4 选 1 数据选择器 74153 和少量门设计,要求写出设计过程,画出电路图。

    • 1

      用8选1数据选择器74HC151设计一个组合逻辑电路.该电路有个输入逻辑变量[tex=3.143x1.214]fC00PSr7EsIcGln2s0pq/A==[/tex]和1个工作状态控制变量[tex=1.0x1.0]0KCelhZna0R9EGhYF1VZHA==[/tex].当[tex=2.286x1.0]tWG9IZNqNFq4F9KDUIWTIA==[/tex]时电路实现"意见一致"功能([tex=3.143x1.214]oFObQtwM9vyjjWL7fjyhww==[/tex]状态一致时输出为1,否则输出为0),而[tex=2.286x1.0]jr4wMrCTX6MyJhb8VjMtpg==[/tex]时电路实现"多数表决"功能,即输出与[tex=3.143x1.214]oFObQtwM9vyjjWL7fjyhww==[/tex]中多数的状态一致.

    • 2

      设计一位8421BCD码的判奇电路,当输入码为奇数时,输出为1,否则为0。要求使用两种方法实现:(1)写出最简与或表达式,并用最简与非门画出逻辑电路图,写出详细的设计过程;(2)用一片8选1数据选择器74LS151,加若干逻辑门电路实现,画出电路图,写出详细的设计过程。74ls151的引脚图如下如所示。[img=1807x1341]17e0cbe0cae7c73.png[/img]

    • 3

      单击标准工具栏上的( )按钮可以打开“设计中心"面板。1、http://image.zhihuishu.com/zhs/onlineexam/ueditor/201908/7a8ef85e77f8490babf1302f6cfb317f.png      2、 http://image.zhihuishu.com/zhs/onlineexam/ueditor/201908/9cb75f8a10154a279078690a7149876e.png      3、http://image.zhihuishu.com/zhs/onlineexam/ueditor/201908/451fea6688f4480fbf86d1a75006cfdc.png      4、http://image.zhihuishu.com/zhs/onlineexam/ueditor/201908/0eeb17dcbe1a455f84981040ae19ef0b.png

    • 4

      用与或门设计一个设计判奇电路,电路要求有三个输入端和一个输出端,当输入高电平的个数为奇数个时,输出为高电平,否则输出为低电平。列出真值表;写出逻辑表达式;画出相应的逻辑电路图。