设计一个3人多数表决电路,当3人中有2人或以上同意时电路输出1,否则电路输出0。写出设计步骤,画出逻辑电路图。要求用4选1数据选择器74HC153来实现。http://image.zhihuishu.com/zhs/onlineexam/ueditor/201908/12e63868198342d79fd64058807a60cf.png
举一反三
- 设计一个三变量的多数表决电路。当输入变量中有两个或两个以上同意时, 提议被通过; 否则, 提议不被通过。具体设计要求如下:(1)全用与非门来实现最简的逻辑电路;(2) 用 74138 来实现, 画出逻辑电路图。
- 试用4选1数据选择器设计一个三人表决电路。当表决某提案时,多数人同意,提案通过;否则,提案被否决。画出逻辑图
- 设计一位8421BCD码的判奇电路,当输入码为奇数时,输出为1,否则为0。要求使用两种方法实现: 1、设计一位8421BCD码的判奇电路,当输入码为奇数时,输出为1,否则为0。要求使用两种方法实现: (1)用最简与非门实现,画出逻辑电路图; (2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图
- 用8选1数据选择器[tex=4.071x1.0]MnnLvK5WhtGljcqAnzpKkA==[/tex](见图4-31)设计一个组合逻辑电路。该电路有3个输入逻辑变量A、B、C和1个工作状态控制变量M。当M=0时电路实现“意见一致"功能(A、B、C状态一致时输出为1,否则输出为0),而M=1时电路实现“多数表决"功能,即输出与A、B、C中多数的状态一致。
- 用 8 选 1 数据选择器 74LS151 设计一个组合电路。该电路有 3 个输入[tex=4.286x1.286]FT+5gfnxggNH4Wev78eIdw==[/tex]和一个工作模式控制变量[tex=1.071x1.286]/vZEgalrrOYkhzS9SMg+fg==[/tex],当[tex=2.857x1.286]NsdAKfUlQ4BF7hgMCUsrZw==[/tex]时,电路实现“意见一致”功能([tex=4.286x1.286]FT+5gfnxggNH4Wev78eIdw==[/tex]状态一致时输出为 1,否则输出为 0),而[tex=2.786x1.286]2Yzyp7YsvG73EtcVQ9NI3A==[/tex]时,电路实现“多数表决”功能,即输出与[tex=4.286x1.286]FT+5gfnxggNH4Wev78eIdw==[/tex]中多数的状态一致。