试用[tex=3.143x1.0]6LVLRdyPzOzrwVbTIZ50jg==[/tex]实现[tex=4.357x1.0]SGeA1SFjV+WoCPDGzBFkwQ==[/tex]码到余[tex=0.5x1.0]/BQKP5E8YnupUQ2sDg7w1Q==[/tex]码的转换,画出阵列图。
举一反三
- [img=341x146]179f5b743dccf86.jpg[/img]用图所示的 [tex=0.5x1.0]2IRxdDa5OUp8cccgqlpdUA==[/tex] 位全加器 [tex=3.857x1.0]81fsecmDdu/MkNsbVIZhKg==[/tex] 和必要的逻辑门电路,设计代码转换电路,要求:[tex=1.286x1.357]VAHhaW1te0xvoqDVN54/dg==[/tex] 将 [tex=2.0x1.0]2m/gcE7VRUbuSIpaiCZ99g==[/tex] 码转换成为余 [tex=0.5x1.0]/BQKP5E8YnupUQ2sDg7w1Q==[/tex] 码。[tex=1.286x1.357]BEB68bP4vOVk/XYYizw11w==[/tex] 将余 [tex=0.5x1.0]/BQKP5E8YnupUQ2sDg7w1Q==[/tex] 码转换成为 [tex=2.0x1.0]2m/gcE7VRUbuSIpaiCZ99g==[/tex] 码。
- 试用图[tex=2.5x1.286]Lx5mOmyBY4Dqsd2Nv9DgCg==[/tex]所示的可编程阵列逻辑[tex=2.429x1.286]941JCY697Vt3sJhmTWRZ7w==[/tex]实现码转换电路,输入为[tex=0.5x1.286]X6iJNuFeF/rBw2Gd0zF7BQ==[/tex]位[tex=4.357x1.286]g6v0f/o2RP8ANFIhiNAsoA==[/tex]码,输出为余[tex=0.5x1.286]w9szX5MVVkKzPTQtDmrYaA==[/tex]码。
- 将下列十进制数转换成[tex=4.357x1.0]SGeA1SFjV+WoCPDGzBFkwQ==[/tex]码。[br][/br][tex=3.286x1.0]5narl2MYB28Y28zdpgfKUg==[/tex]
- 设计一个组合逻辑电路,电路有两个输出, 其输入为[tex=4.357x1.0]SGeA1SFjV+WoCPDGzBFkwQ==[/tex]码。当输入所 表示的十进制数为 2、4、6、8 时, 输出[tex=2.714x1.0]9mt7DGjLVPrmGAH2beP3Rg==[/tex]; 当输入数 [tex=1.571x1.143]/ZZqb2UavqCa+84rehjjAQ==[/tex] 时, 输出[tex=2.429x1.0]/WKgK4mGhtRDtkryWa5wmw==[/tex]。 试用与非门实现电路并画出逻辑图。
- 试用一片4位数值比较器[tex=3.571x1.0]oUGwHEVTmfyRDdRmJ6i2iA==[/tex]构成一个数值范围指示器,其输入变量[tex=3.071x1.0]RGN59LQ/a5zcnmaK3O1PPA==[/tex]为[tex=4.357x1.0]SGeA1SFjV+WoCPDGzBFkwQ==[/tex]码,用以表示一位十进制数X。当[tex=2.714x1.143]4ZRcdpm/A6Ex6mEFgzuFgA==[/tex]时,该指示器输出为1。否则输出为0。[tex=3.571x1.0]oUGwHEVTmfyRDdRmJ6i2iA==[/tex]功能表如表4.15所示。