• 2022-06-17
    某边沿触发器如下图所示,给定输入波形,其中Preset端是异步置1端,Clear是异步清零端,均为低电平有效,关于该触发器下列给出的分析错误的是( )。[img=230x154]18037864b3d3454.jpg[/img]
    A: 输出波形:[img=508x219]18037864c27a506.jpg[/img]
    B: CE作为数据选择器的选择控制端,用来决定D触发器的输入来源于哪里。
    C: 该触发器是下降沿触发。
    D: 当CE=0时,D=Q,时钟下降沿到来触发器执行保持功能。
    E: 当CE=1时,[img=56x22]18037864cb5a479.png[/img],时钟下降沿到来触发器存入外界输入数据[img=27x22]18037864d3b251f.png[/img]。
  • A

    举一反三

    内容

    • 0

      电路如下图所示,设触发器的初态均为“0”,边沿触发。给定触发器的输入波形,下面给出的结论错误的是( )。[img=470x193]1803a7c74646305.jpg[/img][img=503x85]1803a7c7502ed75.jpg[/img] A: 输出端波形:[img=469x165]1803a7c75aa07c2.jpg[/img] B: 输出端波形:[img=469x165]1803a7c7648860d.jpg[/img] C: 此电路是异步时序。 D: 清零端:[img=49x26]1803a7c76d09225.png[/img]

    • 1

      电路如下图所示,设触发器的初态均为“0”,边沿触发。给定触发器的输入波形,下面给出的结论错误的是( )。[img=470x193]1803023e071ee46.jpg[/img][img=503x85]1803023e15ca49f.jpg[/img] A: 输出端波形:[img=469x165]1803023e2006f52.jpg[/img] B: 输出端波形:[img=469x165]1803023e2b05a05.jpg[/img] C: 此电路是异步时序。 D: 清零端:[img=49x26]1803023e33edad4.png[/img]

    • 2

      电路如下图所示,设触发器的初态均为“0”,边沿触发。给定触发器的输入波形,下面给出的结论错误的是( )。[img=470x193]1803786571fa246.jpg[/img][img=503x85]180378657d944d4.jpg[/img] A: 输出端波形:[img=469x165]18037865895119f.jpg[/img] B: 输出端波形:[img=469x165]1803786594f95b7.jpg[/img] C: 此电路是异步时序。 D: 清零端:[img=49x26]180378659e0671b.png[/img]

    • 3

      电路如下图所示,设触发器的初态均为“0”,边沿触发。给定触发器的输入波形,下面给出的结论错误的是( )。[img=470x193]18035c0315f7467.jpg[/img][img=503x85]18035c0320662e1.jpg[/img] A: 输出端波形:[img=469x165]18035c032c07079.jpg[/img] B: 输出端波形:[img=469x165]18035c03363100d.jpg[/img] C: 此电路是异步时序。 D: 清零端:[img=49x26]18035c033e73909.png[/img]

    • 4

      按触发器触发方式的不同,触发器可分为( )。 A: 高电平触发和低电平触发 B: 上升沿触发和下降沿触发 C: 电平触发或边沿触发 D: 输入触发或时钟触发