下列关于case语句的描述中正确的是: A: casez语句对z和x不做判断 B: casex语句对 x不做判断,但考虑z的判断 C: case语句对所有状态都做判断 D: case到casez再到casex的要求逐渐加强
下列关于case语句的描述中正确的是: A: casez语句对z和x不做判断 B: casex语句对 x不做判断,但考虑z的判断 C: case语句对所有状态都做判断 D: case到casez再到casex的要求逐渐加强
要实现8-3优先编码器的编程,我们可以使用以下( )语句实现。 A: case语句 B: casex语句 C: if语句 D: if...else if语句
要实现8-3优先编码器的编程,我们可以使用以下( )语句实现。 A: case语句 B: casex语句 C: if语句 D: if...else if语句
多分支选择结构的Case语句中“变量值列表”不能是()。 A: 常量值的列表,如Case1,3,5 B: 变量名的列表,如Casex,y,z C: To表达式,如Case10To20 D: Is关系表达式,如CaseIs<20
多分支选择结构的Case语句中“变量值列表”不能是()。 A: 常量值的列表,如Case1,3,5 B: 变量名的列表,如Casex,y,z C: To表达式,如Case10To20 D: Is关系表达式,如CaseIs<20
在Verilog HDL中,为了完成具有优先功能的四-二编码器(功能表如图所示),[img=230x98]17da6e4d527e86b.png[/img]部分程序如下: always @(in3,in2,in1,in0) ________ 4’b0001:{F1,F0}=2’b00; 4’b001x:{F1,F0}=2’b01;4’b01xx:{F1,F0}=2’b10;4’b1xxx:{F1,F0}=2’b11;default:{F1,F0}=2’bxx; endcase空格处应填( ) A: casex({in3,in2,in1,in0}) B: casex(in3,in2,in1,in0) C: case(in3,in2,in1,in0) D: case({in3,in2,in1,in0})
在Verilog HDL中,为了完成具有优先功能的四-二编码器(功能表如图所示),[img=230x98]17da6e4d527e86b.png[/img]部分程序如下: always @(in3,in2,in1,in0) ________ 4’b0001:{F1,F0}=2’b00; 4’b001x:{F1,F0}=2’b01;4’b01xx:{F1,F0}=2’b10;4’b1xxx:{F1,F0}=2’b11;default:{F1,F0}=2’bxx; endcase空格处应填( ) A: casex({in3,in2,in1,in0}) B: casex(in3,in2,in1,in0) C: case(in3,in2,in1,in0) D: case({in3,in2,in1,in0})
1