用[tex=1.429x1.0]ZWFwFmGegz/zT822E0aL9Q==[/tex]触发器设计一个同步五进制加法计数器。要求写出全部设 计过程,并验证自启动。
举一反三
- 试用[tex=1.429x1.0]ZWFwFmGegz/zT822E0aL9Q==[/tex]触发器和门电路设计一个同步七进制计数器
- 试用 D 触发器设计一个同步五进制加法计数器,要求写出设计过程。
- 图[tex=2.286x1.0]ZgpH+Nz6U7PA3XbuIaO7yw==[/tex]所示是由两个[tex=1.429x1.0]ZWFwFmGegz/zT822E0aL9Q==[/tex]触发器组成的时序逻辑电路,设开始时[tex=6.929x1.357]yICzzkP0zvXcmpDbbwTFGENQFXXHhOnY3z5i3S/qkIA4NQizByqJXQS+T85dIzXo[/tex]写出两个触发器的翻转条件,画出[tex=1.143x1.214]036YE3yghj6JFVoGJF0jYA==[/tex]和[tex=1.143x1.214]33XDFahjdy1KHCYObeGaBg==[/tex]的波形图; (2) 说明它是几进制计数器,是加法计数器还是减法计数器。是同步计数器还是异步计数器。[img=249x139]1799ebe7e2d3b9b.png[/img]
- 试用 JK 触发器设计一个同步七进制加法计数器,要求写出设计过程。
- 设计一个可变进制的同步计数器。它有一个控制端[tex=1.0x1.0]/4LSvKfNeQWJ+IvWbbbjdA==[/tex]:当[tex=1.0x1.0]/4LSvKfNeQWJ+IvWbbbjdA==[/tex]为0时,实现七进制计数器;[tex=1.0x1.0]/4LSvKfNeQWJ+IvWbbbjdA==[/tex]为1时,实现五进制计数器。请用D触发器和门电路(门电路类型不限)实现,画出最简逻辑图,并验证能否自启动。(若不能自启动,不必修改成自启动电路)