设计一个可变进制的同步计数器。它有一个控制端[tex=1.0x1.0]/4LSvKfNeQWJ+IvWbbbjdA==[/tex]:当[tex=1.0x1.0]/4LSvKfNeQWJ+IvWbbbjdA==[/tex]为0时,实现七进制计数器;[tex=1.0x1.0]/4LSvKfNeQWJ+IvWbbbjdA==[/tex]为1时,实现五进制计数器。请用D触发器和门电路(门电路类型不限)实现,画出最简逻辑图,并验证能否自启动。(若不能自启动,不必修改成自启动电路)
举一反三
- 设计一个用[tex=1.0x1.0]/4LSvKfNeQWJ+IvWbbbjdA==[/tex]信号控制的五进制同步计数器.要求:当[tex=1.0x1.0]/4LSvKfNeQWJ+IvWbbbjdA==[/tex]=1时,在时钟作用下接加2顺序计数(即0,2,4…)。
- 用同步十进制计数器[tex=2.5x1.286]jzh8y7D+SFwcUoeNCyL52g==[/tex]设计一个可变进制讣数器,要求在控制信号[tex=2.857x1.286]NsdAKfUlQ4BF7hgMCUsrZw==[/tex]时为五进制,而在[tex=2.786x1.286]2Yzyp7YsvG73EtcVQ9NI3A==[/tex]时为七进制。可以附加必要的门电路。请标明计数输入端与进位输出端。
- 图所示电路中,[tex=3.857x1.0]ybKl3YiYt1TDwz7AycBncA==[/tex] 为同步十进制加法计数器,其功能表如下表所示,试用该器件及必要的门电路设计一个带进位输出的可控进制计数器:当 [tex=2.286x1.0]tWG9IZNqNFq4F9KDUIWTIA==[/tex] 时为 [tex=1.0x1.0]31H/fTM964fKFPbOUQSujQ==[/tex] 进制; 当 [tex=2.286x1.0]jr4wMrCTX6MyJhb8VjMtpg==[/tex] 时为 [tex=1.0x1.0]+E9SHTJ870ZE8YKHbzjZkw==[/tex] 进制。要求[tex=1.286x1.357]VAHhaW1te0xvoqDVN54/dg==[/tex]利用其进位输出端及预置端实现设计;[tex=1.286x1.357]BEB68bP4vOVk/XYYizw11w==[/tex]写出设计过程;[tex=1.286x1.357]H6tHfFjOZ3ZWdB4qPQ9Ocg==[/tex]画出电路图,并标出计数脉冲输入端及进位输出端。[img=262x146]17a1a2e314d149d.png[/img][img=949x167]17a1a2e7a635210.png[/img]
- 用同步十六进制计数器[tex=2.5x1.286]fWRcBfzAPleSc4bJUUwPpg==[/tex]设计一个可变进制计数器,要求在控制信号[tex=2.857x1.286]NsdAKfUlQ4BF7hgMCUsrZw==[/tex]时为十进制,而在[tex=2.786x1.286]2Yzyp7YsvG73EtcVQ9NI3A==[/tex]时为十二进制。可以附加必要的门电路。请标明计数输入端与进位输出端。
- 试用两片集成中规模异步十进制计数器 [tex=3.357x1.0]4Mr0ocLBaM+EcYPsnHXW3g==[/tex] 和必要的门电路设计-个模[tex=1.0x1.0]LLSxrL1D5ZJZDXYrBg54tw==[/tex]进制计数器。