设CPU共有16根地址线,8根数据线,并用(低电平有效)作访存控制信号,作读写命令信号(高电平为读,低电平为写)。现有下列存储芯片:ROM(2K×8位,4K×4位,8K×8位),RAM(1K×4位,2K×8位,4K×8位),及74138译码器和其他门电路(门电路自定)。试从上述规格中选用合适芯片,画出CPU和存储芯片的连接图。要求:
(1)最小4K地址为系统程序区,4096~16383地址范围为用户程序区。
(2)指出选用的存储芯片类型及数量。
(3)详细画出片选逻辑。/js/editor20150812/themes/default/images/spacer.gif/js/editor20150812/themes/default/images/spacer.gif
(1)最小4K地址为系统程序区,4096~16383地址范围为用户程序区。
(2)指出选用的存储芯片类型及数量。
(3)详细画出片选逻辑。/js/editor20150812/themes/default/images/spacer.gif/js/editor20150812/themes/default/images/spacer.gif
举一反三
- 设CPU共有16根地址线,8根数据线,并用/MREQ(低电平有效)作访存控制信号,E//W作读写命令信号(高电平为读,低电平为写)。 现有8片8K×8位的RAM芯片与CPU相连,试回答: (1)用74138译码器画出CPU与存储芯片的连接图; (2)写出每片RAM的地址范围; (3)如果运行时发现不论往哪片RAM写入数据后,以A000H为起始地址的存储芯片都有与其相同的数据,分析故障原因。 (4)根据(1)的连接图,若出现地址线A13与CPU断线,并搭接到高电平上,将出现什么后果?
- 某机器字长8位,试用如下所给芯片设计一个存储器,容量为10KB,其中RAM为高8KB, ROM为低2KB,最低地址为0(RAM芯片类型为:4K×8,ROM芯片类型为:2K×4。 回答:(1)地址线、数据线各为多少根?(2)RAM和ROM的地址范围分别为多少? (3)各种芯片各需多少片?(4)画出存储器结构图及与CPU连接的示意图
- 已知:则反应的稳定常数为/js/editor20150812/themes/default/images/spacer.gif/js/editor20150812/themes/default/images/spacer.gif/js/editor20150812/themes/default/images/spacer.gif/js/editor20150812/themes/default/images/spacer.gif/js/editor20150812/themes/default/images/spacer.gif/js/editor20150812/themes/default/images/spacer.gif/js/editor20150812/themes/default/images/spacer.gif/js/editor20150812/themes/default/images/spacer.gif/js/editor20150812/themes/default/images/spacer.gif/js/editor20150812/themes/default/images/spacer.gif/js/editor20150812/themes/default/images/spacer.gif
- 某计算机主存容量为 64KB,其中 ROM 区为 4KB,其余为 RAM 区,按字节编址。现用 2K×8 位的 ROM 芯片和 4K×4 位的 RAM 芯片来设计该存储器,则需要上述规格的 ROM芯片数和 RAM 芯片数分别是()? A: 1、15 B: 2、15 C: 1、30 D: 2、30
- 一个16KB的存储器由4K×8位RAM芯片组成,至少需要( )位地址作芯片选择 A: 2 B: 4 C: 8 D: 13