用于驱动共阴极数码管的七段显示译码电路,当显示译码电路的七个输出端状态为abcdefg=0011111时,该译码器的数据输入状态(8421BCD码)应为 。
A: 0011
B: 0110
C: 0101
D: 0100
A: 0011
B: 0110
C: 0101
D: 0100
B
举一反三
- 用于驱动共阴极数码管的七段显示译码电路,当显示译码电路的七个输出端状态为abcdefg=0011111时,该译码器的数据输入状态(8421BCD码)应为
- 七段共阴极显示译码器,当译码器七个输出端状态为abcdefg=1011011时,译码器输入状态(8421BCD码)应为() A: 0100 B: 0101 C: 0011 D: 0110
- 用于驱动共阴极数码管的七段显示译码电路,当显示译码电路的七个...D码)应为 。
- 七段显示译码器,当译码器七个输出端状态为abcdefg=1011111时(高点平有效),译码器输入状态(8421BCD码)应为( )。 A: 0011; B: 0110; C: 0101; D: 0100
- 单选(2分)当七段显示译码器的七个输出端状态为abcdefg=0011111时(高电平有效),译码器输入状态(8421BCD码)应为____________。 A: 0110 B: 0011 C: 0100 D: 0101
内容
- 0
共阴七段显示译码器,当译码器七个输出端状态为abcdefg=1101101时(高点平有效),译码器输入状态(8421BCD码)应为( )。 A: 0011 B: 0110 C: 0010 D: 0100
- 1
当七段显示译码器74HC4511的七个输出端状态为abcdefg=0011111时(高电平有效),译码器输入状态(8421BCD码)应为( )。 A: 0110 B: 1000 C: 0011 D: 0101
- 2
共阴极七段数码管二-十进制显示译码器,当译码器七个输出端状态为abcdefg=0110011时,则其输入为( )。 A: 0011 B: 0110 C: 0100 D: 1001
- 3
中国大学MOOC: 七段共阴极显示译码器,当译码器七个输出端状态为abcdefg=1011011时,译码器输入状态(8421BCD码)应为( )
- 4
共阳极七段数码管二-十进制显示译码器,当译码器七个输出端状态abcdefg=0100000时,则其输入为( )。 A: 0011 B: 0110 C: 0100 D: 1001