设CPU共有16根地址线,8根数据线,并用/MREQ(低电平有效)作访存控制信号...断线,并搭接到高电平上,将出现什么后果?
举一反三
- 设CPU共有16根地址线,8根数据线,并用/MREQ(低电平有效)作访存控制信号,E//W作读写命令信号(高电平为读,低电平为写)。 现有8片8K×8位的RAM芯片与CPU相连,试回答: (1)用74138译码器画出CPU与存储芯片的连接图; (2)写出每片RAM的地址范围; (3)如果运行时发现不论往哪片RAM写入数据后,以A000H为起始地址的存储芯片都有与其相同的数据,分析故障原因。 (4)根据(1)的连接图,若出现地址线A13与CPU断线,并搭接到高电平上,将出现什么后果?
- 设CPU有12根地址线,8根数据线,用MREQ表示访存信号(低电平有效),用WR作读/写控制信号(高电平为读,低电平为写),用1K*8位的存储芯片组成该CPU最大的存储空间。(1)一共需要多少存储芯片?(4分)(2)哪些地址线是片内地址线?(3分)(3)哪些地址线是片选信号线?(3分)
- 3线一8线译码器(74LSl38)的输出有效电平是()。A.高电平B.低电平C.三态D.任意电平A.A
- 3-8线译码器74ls138输出的有效信号是() A: 低电平 B: 高电平 C: 高、低电平均可 D: 任意电平
- 1024*8的存储器有()根地址线,()根数据线