举一反三
- 设CPU共有16根地址线,8根数据线,并用/MREQ(低电平有效)作访存控制信号,E//W作读写命令信号(高电平为读,低电平为写)。 现有8片8K×8位的RAM芯片与CPU相连,试回答: (1)用74138译码器画出CPU与存储芯片的连接图; (2)写出每片RAM的地址范围; (3)如果运行时发现不论往哪片RAM写入数据后,以A000H为起始地址的存储芯片都有与其相同的数据,分析故障原因。 (4)根据(1)的连接图,若出现地址线A13与CPU断线,并搭接到高电平上,将出现什么后果?
- 用若干RAM实现位扩展时,其方法是将相应地并联在一起。A) 地址线 B) 数据线 C) 片选信号线 D) 读/写线 A: 地址线 B: 数据线 C: 片选信号线 D: 读/写线
- 用若干RAM实现位扩展时,下列信号不需要并联在一起的是:。 A: 地址线 B: 数据线 C: 片选信号线 D: 读/写线
- 设CPU共有16根地址线,8根数据线,并用/MREQ(低电平有效)作访存控制信号...断线,并搭接到高电平上,将出现什么后果?
- 若用4K*1位的RAM芯片组成8K*8为的存储器,需要多少芯片?A19—A0地址线中哪些参与片内寻址,哪些用做芯片组的片选信号?
内容
- 0
设CPU共有16根地址线,8根数据线,并用(低电平有效)作访存控制信号,作读写命令信号(高电平为读,低电平为写)。现有下列存储芯片:ROM(2K×8位,4K×4位,8K×8位),RAM(1K×4位,2K×8位,4K×8位),及74138译码器和其他门电路(门电路自定)。试从上述规格中选用合适芯片,画出CPU和存储芯片的连接图。要求: (1)最小4K地址为系统程序区,4096~16383地址范围为用户程序区。 (2)指出选用的存储芯片类型及数量。 (3)详细画出片选逻辑。/js/editor20150812/themes/default/images/spacer.gif/js/editor20150812/themes/default/images/spacer.gif
- 1
若用16Kx1b的芯片组成一个64Kx8b的存储器,需要( )块芯片,片内寻址需要( )根地址线,片选需要( )根地址线。
- 2
假定某计算机CPU地址线为A15~A0,数据线为D7~D0,并用作为访存控制信号(低电平有效),用作为读/写控制信号(高电平为读,低电平为写)。0000H~3FFFH为用于系统加电引导的一组程序区,4000H~FFFFH为操作系统内核和用户程序区。现用8K×4位的ROM芯片和16K×8位的RAM芯片构成该存储器,并按字节编址。要求: (1)ROM芯片和RAM芯片各需要多少片? (2)画出存储器芯片与CPU的连接框图
- 3
【计算题】用容量为1K*4位的动态RAM芯片,构成容量为16K*8位的存储器,问: (1)需要多少块存储芯片? (2)存储器共有多少个片选信号,需要几位地址线译码?
- 4
有一个存储体,其地址线15条,数据线8条,则 1)该存储体能够存储多少个汉字? 2)如果该存储体由2K×4位的芯片组成,需要多少片? 3)采用什么方法扩展?分析各位地址线的使用。