已知输入信号[tex=4.429x1.214]W1uTpzbbehOOliAP2ns4cw==[/tex]的波形如下图所示,选择适当的集成逻辑门电路,设计产生输出[tex=0.643x1.0]J+LW/0i6Fe+lWEmBUgT8zg==[/tex]波形的组合电路(输入无反变量)
举一反三
- 根据题图[tex=1.786x1.143]nsa0ZeTQXhTG0hJHoW7MUA==[/tex]所示[tex=1.857x1.0]w7qLY+agLs0VWoyuQOyiQA==[/tex] 门电路和给定输入信号波形,画出电路输出[tex=0.643x1.0]J+LW/0i6Fe+lWEmBUgT8zg==[/tex]的波形。若把[tex=1.143x1.214]Dyg9/rTCH6uOD8iKy812WQ==[/tex]门和 [tex=1.143x1.214]clS2lEPXj2wpTdICeIOHYQ==[/tex]门换成[tex=3.071x1.0]9aSnYACNpxhQPa+ick/Iqw==[/tex] 门时,再画出电路输出[tex=0.643x1.0]J+LW/0i6Fe+lWEmBUgT8zg==[/tex]的波形。[img=542x128]17ad15c14e57d38.png[/img]
- 列出以下问题的真值表,并写出逻辑表达式:有[tex=2.286x1.214]OWpv1tdQW/hImwXsyKdz1g==[/tex] ,2个输入信号,当3个输入信号出现奇数个1时,输出[tex=0.643x1.0]J+LW/0i6Fe+lWEmBUgT8zg==[/tex]为1,其余情况下,输出[tex=0.643x1.0]J+LW/0i6Fe+lWEmBUgT8zg==[/tex]为0
- 在图P3.3(a)所示[tex=1.857x1.0]w7qLY+agLs0VWoyuQOyiQA==[/tex]门电路中,已知输入[tex=3.143x1.214]oFObQtwM9vyjjWL7fjyhww==[/tex]的波形如图P3.3(b)所示,试画出输出[tex=0.643x1.0]O+viFNA0oHTwnBtQyi80Zw==[/tex]的波形,并写出输出[tex=0.643x1.0]O+viFNA0oHTwnBtQyi80Zw==[/tex]的逻辑表达式。[img=606x244]17add7f2fc522db.png[/img]
- 分析题图[tex=1.786x1.143]7AaWlklikFoP7M4r10dQZg==[/tex]所示由集成[tex=0.5x1.0]/BQKP5E8YnupUQ2sDg7w1Q==[/tex]线-[tex=0.5x1.0]hdFTVbNvvzh5T04p00SpZA==[/tex]线译码器[tex=3.857x1.0]/e/gbsadZ+bpkIY8t7+9aw==[/tex]构成的电路,写出输出[tex=0.643x1.0]J+LW/0i6Fe+lWEmBUgT8zg==[/tex]的逻辑函数表达式,列出[tex=0.643x1.0]J+LW/0i6Fe+lWEmBUgT8zg==[/tex]的真值表,并找出在控制信号[tex=0.857x1.0]eMszuSG5by5UfRZVROYp5A==[/tex]的作用下,该电路的功能。[img=349x227]17ad1a9bfec1be4.png[/img]
- 组合电路存 4 个输入 [tex=4.429x1.214]sgk8YheD9/uQ5MLwVNL7Vg==[/tex] 和一个输出 [tex=0.643x1.0]0WA5oCO54gKWR/jKi5M2Zw==[/tex] 。当下面三个条 件中任意一个成立时, 输出 [tex=0.643x1.0]0WA5oCO54gKWR/jKi5M2Zw==[/tex] 都等于[tex=1.071x1.0]mDbwYFxOUWdWC3HkTvGRzg==[/tex](1)所有输入等于 1 ; ( 2 ) 没有一个输入等于 1 ;(3)奇数个 输入等于 1 。试设计该组合电路, 并用与非门实现。[img=194x419]17d28d213f18fbb.png[/img]