• 2022-06-14
    根据题图[tex=1.786x1.143]nsa0ZeTQXhTG0hJHoW7MUA==[/tex]所示[tex=1.857x1.0]w7qLY+agLs0VWoyuQOyiQA==[/tex] 门电路和给定输入信号波形,画出电路输出[tex=0.643x1.0]J+LW/0i6Fe+lWEmBUgT8zg==[/tex]的波形。若把[tex=1.143x1.214]Dyg9/rTCH6uOD8iKy812WQ==[/tex]门和 [tex=1.143x1.214]clS2lEPXj2wpTdICeIOHYQ==[/tex]门换成[tex=3.071x1.0]9aSnYACNpxhQPa+ick/Iqw==[/tex] 门时,再画出电路输出[tex=0.643x1.0]J+LW/0i6Fe+lWEmBUgT8zg==[/tex]的波形。[img=542x128]17ad15c14e57d38.png[/img]
  • 解: [tex=1.143x1.214]Dyg9/rTCH6uOD8iKy812WQ==[/tex] 门和[tex=1.143x1.214]clS2lEPXj2wpTdICeIOHYQ==[/tex] 门均为 [tex=1.857x1.0]/HCQX430Gf05UbrM4EItpQ==[/tex]门时, 对于 [tex=1.143x1.214]clS2lEPXj2wpTdICeIOHYQ==[/tex] 门, 其中一个输入接电阻[tex=9.643x1.214]Dv2LcBb0OihKcV14mDLHUOx0FuHJQjO6gnprYVnaXG3avVpXpcxHbFWBFcEGc5RL[/tex]接地负载上等效电平为逻辑高电平, 与[tex=1.143x1.214]Dyg9/rTCH6uOD8iKy812WQ==[/tex] 门的输出无关。因此,电路输出[tex=0.643x1.0]0WA5oCO54gKWR/jKi5M2Zw==[/tex]的逻辑表达式为[tex=5.571x1.214]foy4LSNU8nGU+jHE2Q/fRhhok5Wkfu4XuOvHLOuKG32Ucae/Vsi2c2LV+cg/HbaZ[/tex]解[tex=3.286x1.357]zOKg+HjLgqkSMc4T8B7X2g==[/tex] 门和 [tex=1.143x1.214]clS2lEPXj2wpTdICeIOHYQ==[/tex]门均为[tex=3.071x1.0]9aSnYACNpxhQPa+ick/Iqw==[/tex]门时, 对于[tex=1.143x1.214]clS2lEPXj2wpTdICeIOHYQ==[/tex]门, 其中一个输入接电阻,没有电流流过,因此,电路输出[tex=1.071x1.143]SDwgF/AGWFlq465Bi7RggA==[/tex] 的逻辑表达式为[tex=9.643x1.571]3czuqEWnMiLWUfZfO2P1KkDV6KKaZh+WwRqguj5TL/k1t4Hv43Vd+mDFG9y+y3hhTQakUXG3D9qJIMgWA86Q+A==[/tex][tex=0.643x1.0]0WA5oCO54gKWR/jKi5M2Zw==[/tex]和[tex=1.071x1.143]SDwgF/AGWFlq465Bi7RggA==[/tex]的工作波形如图题解图[tex=1.786x1.143]gjPWe3Adfd9XhgVFvePYIg==[/tex]所示。[img=464x369]17ad15dd65ad6d0.png[/img]

    举一反三

    内容

    • 0

      设计一个能对两个二进制数 [tex=7.5x1.214]qTqeSAxTjrUwfAYKj8hpF3ySU+Pup8tIfWfJfAsrXHGxvCBfkdKtRZyPYQqMvWm/[/tex] 和[tex=7.0x1.214]0i+5n5kP0TErW53BKzzq6V2jf6TVaH8S6EGaTgwjwxRmhTM4EuUU7obSfXd34mrP[/tex]进行比较的同步时序电路, 其中, X 、 Y串行的输入到 电路 x 、 y输入端。比较从 [tex=0.929x1.0]wVICVfwx/+W8A4DO0okxuw==[/tex] 、[tex=0.857x1.0]r8PVUfTVe9go7IJ3Svh2Fw==[/tex] 开始, 依次进行到[tex=1.0x1.0]q9UUhdoW/JH6j/ftY+hOmg==[/tex]、[tex=0.929x1.0]gbnBR4PdIkGSunlJj42PhA==[/tex] 。电 路有两个输出[tex=1.143x1.214]PDYJ7+YhY5TZwQc8wLO/ZQ==[/tex]和 [tex=1.071x1.286]thm8AX7dIh0+fBz67wWaXg==[/tex], 若比较结果 X>Y, 则为 [tex=1.5x1.214]jpD+haPonypMwyEhTGg4/w==[/tex], [tex=1.071x1.286]eVv1SxUCdIMjLjLT2Ncrrw==[/tex] 为 0 ; 若比 较结果 X<Y, 则 [tex=1.143x1.214]PDYJ7+YhY5TZwQc8wLO/ZQ==[/tex]为 0,[tex=1.071x1.286]eVv1SxUCdIMjLjLT2Ncrrw==[/tex] 为 1 ; 若比较结果 X=Y, 则 [tex=1.143x1.214]PDYJ7+YhY5TZwQc8wLO/ZQ==[/tex] 和[tex=1.071x1.286]eVv1SxUCdIMjLjLT2Ncrrw==[/tex] 都为 1 。 要求用尽可能少的状态数作出状态图和状态表, 并用尽可能少的逻辑门和触发器(采用 J - K 触发器 ) 实现其功能。

    • 1

      试说明下列各种门电路中哪些可以将输出端并联使用(输入端的状态不一定相同)。[br][/br](1)具有推拉式输出级的[tex=1.857x1.0]w7qLY+agLs0VWoyuQOyiQA==[/tex]电路;[br][/br](2)[tex=1.857x1.0]w7qLY+agLs0VWoyuQOyiQA==[/tex] 电路的[tex=1.5x1.0]23GdWP7drwi/UbdGTGDqXQ==[/tex]门;(3)[tex=1.857x1.0]w7qLY+agLs0VWoyuQOyiQA==[/tex]电路的三态输出门;[br][/br](4)普通的[tex=3.071x1.0]22vjrhM3t2kvheE+23JgoQ==[/tex]门;(5)漏极开路输出的[tex=3.071x1.0]22vjrhM3t2kvheE+23JgoQ==[/tex]门;[br][/br](6)[tex=3.071x1.0]22vjrhM3t2kvheE+23JgoQ==[/tex] 电路的三态输出门。

    • 2

       移位寄存器及输人CP和D的波形分别如图题5.4.2(a)、(b)所示。试画出[tex=1.143x1.214]7Ur0uZ91R0hzCQlvnNcg5w==[/tex]、[tex=1.143x1.214]ONVbNzk9nDm+tQHWXO2wNw==[/tex]、[tex=1.143x1.214]7z8nBRf/TJIx6baLN3gezw==[/tex],和[tex=1.143x1.214]She/+EelLJW4hBFaBTfARA==[/tex]的波形。(设触发器的初态均为0)[img=654x350]17a132a8f84d57c.png[/img]

    • 3

      试画出图所示电路在 [tex=1.357x1.0]N1am33L38Do3DvS4kG6kSQ==[/tex] 脉冲序列作用下 [tex=1.143x1.214]33XDFahjdy1KHCYObeGaBg==[/tex] 和 [tex=1.143x1.214]036YE3yghj6JFVoGJF0jYA==[/tex] 的输出波形。设两个触发器的初始状态 [tex=4.357x1.214]21z1MhKj2R7QElzluq62uQ==[/tex]。[img=520x258]179f6d7fa6f6f5b.png[/img]

    • 4

          试画出图 5-58 所示电路输出端 [tex=0.643x1.0]ZNFHmWA0ZdLVk5+JS6lDyQ==[/tex] 、 [tex=0.714x1.0]2jbjg7ZWlJKWdhazfiLF1A==[/tex] 的电压波形。输入信号 [tex=0.786x1.0]b4HkKtHXeHofHX/gJc8Agg==[/tex] 和 [tex=2.286x1.0]SGi08XS0VmYCj82anI40eQ==[/tex] 的电压 波形如图中所示。设触发器的初始状态均为 [tex=2.071x1.214]/zawGXszqNIqTDPVPo6wAQ==[/tex]。[br][/br][img=424x316]17a1f7e81aad0c3.png[/img]