假定某计算机CPU地址线为A15~A0,数据线为D7~D0,并用作为访存控制信号(低电平有效),用作为读/写控制信号(高电平为读,低电平为写)。0000H~3FFFH为用于系统加电引导的一组程序区,4000H~FFFFH为操作系统内核和用户程序区。现用8K×4位的ROM芯片和16K×8位的RAM芯片构成该存储器,并按字节编址。要求
举一反三
- 假定某计算机CPU地址线为A15~A0,数据线为D7~D0,并用作为访存控制信号(低电平有效),用作为读/写控制信号(高电平为读,低电平为写)。0000H~3FFFH为用于系统加电引导的一组程序区,4000H~FFFFH为操作系统内核和用户程序区。现用8K×4位的ROM芯片和16K×8位的RAM芯片构成该存储器,并按字节编址。要求: (1)ROM芯片和RAM芯片各需要多少片? (2)画出存储器芯片与CPU的连接框图
- 某机器中,已知配有一个地址空间为0000H~3FFFH的ROM区域。现在再用一个RAM芯片(8Kx8)形成40Kx16位的RAM区域,起始地为6000H。假设RAM芯片有和信号控制端。CPU的地址总线为,数据总线为,控制信号为(读/写),(访存),要求:(1)画出地址译码方案。(2)将ROM与RAM同CPU连接。
- 5-1-2、某存储器容量为64KB,按字节编址,地址4000H~5FFFH为ROM区,其余为RAM区,若采用8K×4位的SRAM芯片进行设计,则需要该芯片的数量是()。 A: 7 B: 8 C: 14 D: 16
- 某计算机主存容量为 64KB,其中 ROM 区为 4KB,其余为 RAM 区,按字节编址。现用 2K×8 位的 ROM 芯片和 4K×4 位的 RAM 芯片来设计该存储器,则需要上述规格的 ROM芯片数和 RAM 芯片数分别是()? A: 1、15 B: 2、15 C: 1、30 D: 2、30
- 设CPU共有16根地址线,8根数据线,并用(低电平有效)作访存控制信号,作读写命令信号(高电平为读,低电平为写)。现有下列存储芯片:ROM(2K×8位,4K×4位,8K×8位),RAM(1K×4位,2K×8位,4K×8位),及74138译码器和其他门电路(门电路自定)。试从上述规格中选用合适芯片,画出CPU和存储芯片的连接图。要求: (1)最小4K地址为系统程序区,4096~16383地址范围为用户程序区。 (2)指出选用的存储芯片类型及数量。 (3)详细画出片选逻辑。/js/editor20150812/themes/default/images/spacer.gif/js/editor20150812/themes/default/images/spacer.gif