采用 D 触发器和尽量少的门电路设计一个串行数据检测器, 该电路具有 1 个数 据输入端 [tex=0.786x1.0]IcEjznW4B1Gh0c4+j1tgzg==[/tex] 和 1 个时钟端口, 1 个信号输出端 [tex=0.714x1.0]ChKQdga7yKrJLEJEOniotg==[/tex] 。当连续 3 个时钟触发时[tex=0.786x1.0]IcEjznW4B1Gh0c4+j1tgzg==[/tex] 都为 1 或都 为 0 , 则 [tex=0.643x1.0]YCoRr4qAgCeEeS2WGLmLzw==[/tex]输出高电平, 否则输出低电平。写出电路的转移/输出表, 画出逻辑电路图。 (10 分)六、利用集成二进制计数器 CT74163 和必要的门电路, 设计一个分频器。当输入 [tex=0.571x0.786]KGogyvwDAIJf/iL0H/9wjg==[/tex] 为 [tex=1.714x1.0]+3/Sgj4OTITRlMCHmvwEfg==[/tex]方波时, 输出 [tex=0.643x1.0]2j31+1cPLftuhfXBaa4fpA==[/tex] 为 [tex=2.214x1.0]+7nm0sJZIVK8Mqr3gkzD6ofvY+QFI/Rfw9Dlo1W0HAE=[/tex]方波 (占空比为 1 )。要求采用模 10 计数器和模 6 计数器串联 设计。画出整个电路的逻辑电路连接图, 并做出每一个 CT74163 器件的状态转移图。CT74163 的逻辑符号如图 10.106所示。(15 分)[img=785x356]17d31f3895abcc2.png[/img]
举一反三
- 设计一个奇偶校验电路,当 4 个输入逻辑变量 [tex=0.786x1.0]kEam2pLJe4uAYVdcny2W5g==[/tex] 、[tex=0.786x1.0]ri6gmnf1+J9dGqG5/1sV6A==[/tex]、[tex=0.714x1.0]J/aA9EEo0KmJFnWWfX7LmQ==[/tex]、[tex=0.857x1.0]nFZS78e5wCWJ2ZClZqqa4Q==[/tex] 中有奇数个 "1" 时,输出为 1, 否则输出为 [tex=0.643x1.0]zF4Kx5he5zAWuyWsMZMVhw==[/tex] 。
- 组合电路存 4 个输入 [tex=4.429x1.214]sgk8YheD9/uQ5MLwVNL7Vg==[/tex] 和一个输出 [tex=0.643x1.0]0WA5oCO54gKWR/jKi5M2Zw==[/tex] 。当下面三个条 件中任意一个成立时, 输出 [tex=0.643x1.0]0WA5oCO54gKWR/jKi5M2Zw==[/tex] 都等于[tex=1.071x1.0]mDbwYFxOUWdWC3HkTvGRzg==[/tex](1)所有输入等于 1 ; ( 2 ) 没有一个输入等于 1 ;(3)奇数个 输入等于 1 。试设计该组合电路, 并用与非门实现。[img=194x419]17d28d213f18fbb.png[/img]
- 请用最少的门电路和[tex=0.857x1.0]PvQ1rNj9zmhWbdNmDhnQhA==[/tex] 触发器设计一个时序逻辑电路,对两个同步时钟 信号(周期一致,但占空比不同)进行鉴别,如图 所示。要求当信号 [tex=0.786x1.0]b4HkKtHXeHofHX/gJc8Agg==[/tex] 的占空比大于信号 [tex=0.786x1.0]sHo1pKm+gjxjcUAJjHrarQ==[/tex]的占空比时,电路输出高电平 1 ;反之电路输出低电平 0 。[img=500x132]179f0ad11a41b9e.png[/img]
- 用8选1数据选择器74HC151设计一个组合逻辑电路.该电路有个输入逻辑变量[tex=3.143x1.214]fC00PSr7EsIcGln2s0pq/A==[/tex]和1个工作状态控制变量[tex=1.0x1.0]0KCelhZna0R9EGhYF1VZHA==[/tex].当[tex=2.286x1.0]tWG9IZNqNFq4F9KDUIWTIA==[/tex]时电路实现"意见一致"功能([tex=3.143x1.214]oFObQtwM9vyjjWL7fjyhww==[/tex]状态一致时输出为1,否则输出为0),而[tex=2.286x1.0]jr4wMrCTX6MyJhb8VjMtpg==[/tex]时电路实现"多数表决"功能,即输出与[tex=3.143x1.214]oFObQtwM9vyjjWL7fjyhww==[/tex]中多数的状态一致.
- 用 8 选 1 数据选择器 74LS151 设计一个组合电路。该电路有 3 个输入[tex=4.286x1.286]FT+5gfnxggNH4Wev78eIdw==[/tex]和一个工作模式控制变量[tex=1.071x1.286]/vZEgalrrOYkhzS9SMg+fg==[/tex],当[tex=2.857x1.286]NsdAKfUlQ4BF7hgMCUsrZw==[/tex]时,电路实现“意见一致”功能([tex=4.286x1.286]FT+5gfnxggNH4Wev78eIdw==[/tex]状态一致时输出为 1,否则输出为 0),而[tex=2.786x1.286]2Yzyp7YsvG73EtcVQ9NI3A==[/tex]时,电路实现“多数表决”功能,即输出与[tex=4.286x1.286]FT+5gfnxggNH4Wev78eIdw==[/tex]中多数的状态一致。